Tenglikni & Assambleyasi haqida Hot News

Qanday yaxshi tenglikni amalga oshiriladi?

                                                                                                                                                                                    Everyone knows doing the principle diagram of the PCB is designed into a real piece of PCB, please don’t look down upon this process, there are a lot of things on the principle of practicable in engineering has difficult to achieve, or something that someone can achieve them,but others can not, so it is not difficult to make a PCB, but make a good tenglikni bordu oson narsa emas.

Mikroelektronika sohasida ikki asosiy qiyinchiliklar yuqori chastota signali va kuchsiz signal ishlash emas, tenglikni ishlab chiqarish darajasi, bu borada ayniqsa muhim ahamiyatga ega, shu tamoyil dizayn, shu komponentlar, turli odamlar, tenglikni turli natijalarga ega bo'ladi qildi, shuning uchun qanday qilish ? yaxshi PCB kengashi bizning oldingi tajribaga asoslangan, biz quyidagi jihatlari haqida fikr muhokama istardim:

 Tenglikni diagrammasi

1. Sizning gol aniqlang

Bir dizayn vazifani, birinchi dizayn gol tozalash kerak, bir olganda Common PCB kengashi , , yuqori chastotali tenglikni , kichik signal ishlash PCB yoki bir bo'lsa, yuqori chastota va tenglikni kichik signal qayta ishlash, ham bor oddiy, tenglikni , modomiki oqilona tartibi va aniq ozoda, mexanik hajmini kabi yuk liniyasi va uzoq yo'l, ma'lum bir yo'l bilan hal qilinadi bo'lsa, diskda uzoq chiziq mustahkamlash, og'irini engil, asosiy uzoq liniya ifodasini oldini olish uchun emas. bortida 40MHz Rasmiy o'tish | signal chiziqlar ko'proq bo'lsa, maxsus mulohazalar kabi crosstalk.If chastota, tarmoq nazariyasi tarqatish parametrlarini ko'ra, oqim uzunligi haqida qo'shimcha cheklovlar bor oliy bo'lgani kabi bu signal liniyalari uchun qilingan yuqori tezlikdagi elektron va uning ilova o'rtasidagi o'zaro, tizim oshadi qarshi liniyada, design.With eshik uzatish tezligi takomillashtirish e'tiborsiz mumkin emas hal qiluvchi omil hisoblanadi, qo'shni signal chiziqlar o'rtasidagi o'zaro bo'ladi ko'payishi, odatda yuqori tezlikda quvvat iste'moli va pallasida issiqlik tarqalish mutanosib qilganda etarlicha e'tibor sabab kerak, juda katta tezyurar tenglikni.

zaif signal, signal alohida e'tibor berish lozim bo'ladi kengashi ham microvolt darajasini milivolt darajasiga ega bo'lsa, kichik signal aks holda juda signal-to-shovqin kamaytiradi, chora-tadbirlar himoya ko'pincha zarur, boshqa kuchli signal aralashish juda zaif, juda zaif ratio.So foydali signallari shovqin tomonidan amalga g'arq va samarali qazib mumkin emas.

kichik signal va yuqori chastota signali ba'zi bevosita o'lchash uchun paytimda kiritish emas, chunki bortida chorasi ham dizayn bosqichida hisobga olinishi kerak, test punktlari jismoniy holati, izolyatsiya omillar sinov nuqtasi, e'tiborsiz mumkin emas.

Bundan tashqari, bunday kengashlari qatlami kabi boshqa omillar bilan bog'liq, bor, komponentlar paketi shakli va boards.Before qilish tenglikni mexanik kuch, siz yodda bir dizayn maqsad bo'lishi kerak.

 tenglikni bordu

2. tartibini ishlatiladigan komponentlarini funktsiyasi talablariga tushunib

Biz bilamizki, tartibini ayrim maxsus qismlariga yuz hokimiyatdan tutilishi kerak, bunday loti va Aph analog signal amplifikatörü, kichik signal qismlari silliq, kichik ripple.The simulyatsiya uchun kuch talab uchun analog signal amplifikatörü foydalanish kabi maxsus talablar, u erda bor OTI kengashi devices.On, kichik signal kengaytirish qismi, shuningdek, maxsus, issiqlikni muammosiga, NTOI kengashi ishlatiladigan adashgan elektromagnit interference.GLINK chips ECL jarayoni, elektr iste'moli katta isitma bo'lgan qalqon uchun ekran niqob bilan yaratilgan tartibi, maxsus e'tibor bo'lishi kerak qachon amalga oshirilishi shart, tabiiy sovutish bo'lsa, havo oqimi bilan GLINK yonga solaman silliq bo'lib, issiqlik bir shox yoki boshqa yuqori elektr bor, boshqa chips.If uchun katta ta'sir emas bortida qurilma, u ham bu ham etarli e'tibor kerak hokimiyat jiddiy ifloslanishi olib kelishi mumkin.

butlovchi tuzumining 3. ko'rib chiqish

ko'rib bir omil birinchi komponentlar layout ayniqsa, ayrim yuqori tezlik liniyasi uchun, yaqindan birga imkon qadar komponentlarini munosabati bilan bog'liq ijro, deb, tartib elektr signal va kichik ajratish uchun iloji boricha qisqa qilishga bo'lgan tutashuv faoliyatini yig'ilish binosida device.In signal, bu tartibda, go'zal, qulay sinash uchun, kengashi mexanik hajmi, salgina joy va boshqalar komponentlarning tartibni ko'rib chiqish, shuningdek, zarur

yuqori tezlikda tizimida yerga va o'zaro uzatish kechikish vaqti, shuningdek, ayniqsa, yuqori tezlikda ECL mikrosxemalar uchun, uzatish vaqtida system.Signal umumiy tizimi tezligi juda katta ta'sir qilgan loyihalashtirish hisobga olinishi birinchi omil yuqori tezlikda integratsiyalashgan elektron blok o'zi, lekin umumiy biriga ega qavatda natijasida (2 NS kechikishi haqida uzoq, har 30 sm) kechikish vaqti ortishi olib bo'lsa-da, tizim tezligi juda kamayadi qilish mumkin. bir emas, agar bir o'zgarish reestriga, sinxron counter karta shu parcha qismlar ish, bu, hamohang, eng yaxshi, chunki bortida soat uzatish turli uzatish kechikish vaqti teng emas kabi, bir o'zgarish Ro'yxatdan o'tish mahsulotlari xatolar sabab bo'lishi mumkin soat liniyasi ulangan umumiy soat manbadan sinxronizatsiya kalit plitalar, kengashi uzunligi teng bo'lishi kerak.

 Komponentlari BGA tenglikni

Bolalar 4. ko'rib chiqish

OTNI dizayni va yulduz optik tolali tarmoq bilan, yana yuqori tezlikda uzatish liniyalari 100MHz dan kelajakda mo'ljallangan bo'lishi kerak. yuqori tezlikda liniyasi Ba'zi asosiy tushunchalar bu yerda joriy etiladi.

uzatish liniyasi

Bir kuni hech qanday "uzoq" signalizatsiya yo'l bosilgan platasiniliniyasi uzatish kechikish signal ko'tarilish vaqti ancha qisqa line.If bir uzatish ko'rib chiqilishi mumkin, signal yuksalishi davrida egasining aks submerged.No uzoq paydo bo'ladi bu metr uzoq va tez mantiq davrlari uchun hech qanday signal distortion.And bo'lishi mumkin, shuning uchun tok, recoil va ayni paytda uchun, qo'ng'iroq, chunki yo'l uzatish kechikish vaqti yuksalishi vaqt, MOS tutashuv eng ayniqsa, juda katta bo'ladi ultra-yuqori tezlikda ECL.

Integral mikrosxemalar holda, izlar uzunligi sezilarli tufayli tez dam tezlik signali yaxlitligini saqlab qolish uchun qisqartiriladi kerak.

Qilish uchun ikki yo'l bor tezyurar tutashuv , usuli tejamkorlik dam TTL Schottky diyot tez pasayishiga uchun ishlatiladi jiddiy buzilish holda nisbatan uzoq yo'l ishida impuls bir diyot dadillik bo'lishi qilish zamin bo'lajak bosim tomchi ancha past bo'ladi, amplitudali orqa qayta tepme kamaytirish darajasiga, osilganingda ning sekin ortib dam ruxsat etiladi, lekin u nisbatan yuqori chiqish bir davlat darajasida "H" deb pallasida impedans (50 ~ 80 Ω) susaytirishi Schottky diyot tejamkorlik va ketma-ket qarshilik yon yordamida usuli ulanish bo'lsa .Bundan tashqari, tufayli "H" davlat immunitet darajasiga, katta recoil muammo juda mashhur emas, HCT qator qurilma, takomillashtirilgan ta'siri yanada ochiq-oydin bo'ladi.

bir fan signal chiziq bo'ylab u erda bo'lsa, yuqorida bayon TTL shakllantirish usuli yuqori bit darajasi va tezroq chetiga kamlik speed.Because line to'lqinlari bor aksini, ular shunday, yuqori stavka sintez qilinishi moyil bo'ladi signal jiddiy buzilish sabab va anti-to'siq ability.Therefore kamayib, aks muammoni hal qilish uchun, yana bir usul, odatda ECL tizimida ishlatiladi: liniyasi empedans aks nazorat qilinadi, bu yo'l va butunligini metodi taalukli signal kafolatlanadi.

WhatsApp Online Chat!
Online mijozlarga xizmat
Online mijozlarga xizmat tizimi