तातो समाचार पीसीबी र सभा बारे

राम्रो पीसीबी बोर्ड कसरी गरिन्छ?

                                                                                                                                                                                    Everyone knows doing the principle diagram of the PCB is designed into a real piece of PCB, please don’t look down upon this process, there are a lot of things on the principle of practicable in engineering has difficult to achieve, or something that someone can achieve them,but others can not, so it is not difficult to make a PCB, but make a good पीसीबी बोर्ड सजिलो कुरा छैन।

Microelectronics को क्षेत्र मा दुई प्रमुख कठिनाइ उच्च आवृत्ति संकेत र कमजोर संकेत प्रक्रियामा छ, पीसीबी उत्पादन स्तर यस सन्दर्भमा विशेष महत्त्वपूर्ण छ, त्यही सिद्धान्त डिजाइन, समान अवयवहरू, फरक मान्छे पीसीबी फरक परिणाम हुनेछ गरे, त्यसैले कसरी बनाउने ? राम्रो पीसीबी बोर्ड हाम्रो अघिल्लो अनुभवको आधारमा हामीले निम्न पक्षहरू हाम्रो दृष्टिकोण छलफल गर्न चाहनुहुन्छ:

 को पीसीबी को रेखाचित्र

1. तपाईँको लक्ष्य परिभाषित

एक डिजाइन कार्य, पहिलो डिजाइन लक्ष्य खाली गर्नुपर्छ, एक छ प्राप्त साधारण पीसीबी बोर्ड , उच्च आवृत्ति पीसीबी , साना संकेत प्रक्रिया पीसीबी वा एक छ भने, उच्च आवृत्ति र पीसीबी को सानो संकेत प्रक्रिया दुवै हो साधारण पीसीबी रूपमा लामो, उचित लेआउट र सुग्घर, यांत्रिक आकार सही जस्तै, यदि लोड लाइन र लामो लाइन, एक निश्चित हालतमा ह्यान्डल गरिनेछ, लोड, ड्राइभ को लामो लाइन बलियो हल्का, प्रमुख लामो लाइन गरेको विचार रोक्न छ। बोर्ड मा 40MHz संकेत लाइनहरु भन्दा बढी छन् जब, विशेष विचार जस्तै crosstalk.If आवृत्ति, नेटवर्क सिद्धान्त को वितरण मापदण्डहरू अनुसार, ताराहरु को लम्बाइ थप प्रतिबन्ध छ, उच्च छ यी संकेत लाइनहरु, को लागि गरिन्छ उच्च गति सर्किट र यसको संलग्न बीच अन्तरक्रिया निर्णायक कारक, प्रणाली विरुद्ध, design.With मा उपेक्षा गर्न सकिँदैन ढोका प्रसारण गति को सुधार लाइन मा वृद्धि हुनेछ, आसन्न संकेत लाइनहरु बीच Crosstalk हुनेछ मा वृद्धि भएको, सामान्यतया उच्च गतिको शक्ति खपत र क्षेत्रीय को गर्मी अपव्यय गर्न समानुपातिक गर्दा पर्याप्त ध्यान लगाउनुपर्छ, धेरै ठूलो छ उच्च गतिको पीसीबी.

को कमजोर संकेत, संकेत विशेष हेरविचार गर्न आवश्यक हुनेछ जब बोर्ड millivolt स्तर पनि microvolt स्तर गर्दा, सानो संकेत पनि कमजोर अन्य बलियो संकेत हस्तक्षेप गर्न धेरै कमजोर, उपाय परिरक्षण अक्सर आवश्यक छ, अन्यथा निकै संकेत-को हल्ला कम गर्नेछ छ ratio.So कि उपयोगी संकेत हल्ला गरेर बाहिर डुबेर मर्छन् छन् र प्रभावकारी झिकिएको गर्न सकिन्छ।

बोर्ड मा उपाय पनि विचार लिएको हुनुपर्छ डिजाइन चरण को समयमा, परीक्षण अंक को भौतिक स्थान, अलग कारक को परीक्षण बिन्दु छैन, किनभने सानो संकेत र उच्च आवृत्ति संकेत केही सीधा मापन गर्न जांच थप्न छ उपेक्षा गर्न सकिँदैन।

साथै, यस्तो बोर्डहरू को तह अन्य सम्बन्धित कारक, त्यहाँ हो, घटक को प्याकेज आकार र boards.Before बनाउन पीसीबी बोर्ड को यांत्रिक बल, तपाईं मन मा एक डिजाइन लक्ष्य हुनुपर्छ।

 पीसीबी बोर्ड

2. लेआउट प्रयोग घटक को समारोह को आवश्यकताहरु बुझ्नुहोस्

हामी थाह छ, त्यहाँ लेआउट केही विशेष घटक छ जस्तै Loti र APH एनालग संकेत एम्पलीफायर, सानो संकेत भागहरु को चिल्लो, सानो ripple.The सिमुलेशन लागि शक्ति आवश्यकता लागि एनालग संकेत एम्पलीफायर प्रयोग विशेष आवश्यकताहरु, शक्ति टाढा राख्नुपर्छ छन् को OTI बोर्ड devices.On, सानो संकेत प्रवर्धन भाग पनि विशेष एक परिरक्षण मास्क संग आवारा विद्युत interference.GLINK को NTOI बोर्ड प्रयोग चिप्स को ईसीएल प्रक्रिया, शक्ति खपत ठूलो ज्वरो छ ढाल डिजाइन गरिएको छ, गर्मी अपव्यय को समस्या लेआउट विशेष ध्यान हुनुपर्छ जब सञ्चालन हुनुपर्छ, प्राकृतिक ठंडा भने, हावा प्रवाह मा GLINK चिप गर्नेछन् छ चिल्लो, र गर्मी को बाहिर वहाँ एक सिङ वा अन्य उच्च शक्ति छ अन्य chips.If गर्न ठूलो प्रभाव छैन बोर्ड मा उपकरण, यो पनि शक्ति यो पनि पर्याप्त ध्यान गर्नुपर्छ को गम्भीर प्रदूषण सक्छ।

घटक लेआउट को 3. विचार

विचार गर्न पहिलो कारक घटक को लेआउट विशेष गरी केही उच्च गति लाइन को लागि, राम्ररी सँगै सम्म सकेसम्म घटक को जडान गर्न सम्बन्धित प्रदर्शन, छ, लेआउट यो रूपमा शक्ति संकेत र साना विभाजन गर्न सकेसम्म छोटो बनाउन छ क्षेत्रीय को प्रदर्शन बैठक को परिसर device.In संकेत, यो आदेश, सुन्दर, परीक्षण गर्न सुविधाजनक, सकेट को स्थिति बोर्ड को यांत्रिक आकार,, आदि मा घटक को व्यवस्था विचार गर्न पनि आवश्यक छ

उच्च गतिको प्रणालीमा ग्राउंडिंग र interconnection को प्रसारण ढिलाइ समय पनि पहिलो कारक विशेष गरी उच्च गतिको ईसीएल सर्किट लागि, प्रसारण समय मा system.Signal डिजाइन गर्दा समग्र सिस्टम गति मा एक ठूलो प्रभाव थियो छलफल गर्न छ, हुनत उच्च गति एकीकृत सर्किट नै ब्लक, तर साधारण आपस साथ भुइँमा फलस्वरूप (प्रत्येक 30 सेमी लामो, 2 NS को ढिलाइ बारे) ढिलाइ समय को वृद्धि ल्याउन, प्रणाली गति निकै कम छ बनाउन सक्छ। जस्तै पारी रजिस्टर, सिंक्रोनस काउन्टर यो समिकरण कार्ड को नै टुक्रा मा भागहरु काम, किनभने बोर्ड मा घडी संकेत को विभिन्न प्रसारण ढिलाइ समय को सबै भन्दा राम्रो बराबर छैन, एक भने, एक पारी रजिस्टर उत्पादन त्रुटिहरू लागि नेतृत्व सक्छ जहाँ समिकरण प्रमुख छ प्लेट, घडी लाइन जडान सार्वजनिक घडी स्रोतबाट बोर्ड को लम्बाइ बराबर हुनुपर्छ।

 अवयव संग BGA पीसीबी

ताराहरु को 4 विचार

OTNI को डिजाइन र तारा अप्टिकल फाइबर नेटवर्क संग, अधिक उच्च गति संकेत लाइन 100MHz भन्दा भविष्यमा डिजाइन गर्न आवश्यक हुनेछ। उच्च गति लाइन केही आधारभूत अवधारणाहरु यहाँ शुरू गरिनेछ।

प्रसारण लाइन

कुनै पनि "लामो" एक मा Pathway संकेत मुद्रित सर्किट बोर्डलाइन को प्रसारण ढिलाइ संकेत वृद्धि समय भन्दा धेरै छोटो छ line.If एक प्रसारण छलफल गर्न सकिन्छ, संकेत वृद्धि बेला मालिकको प्रतिबिम्ब हुनेछ submerged.No अब देखा overshoot, recoil र क्षणमा घन्टी लागि, किनभने लाइन प्रसारण ढिलाइ समय को वृद्धि समय, को मंत्री सर्किट को सबै भन्दा धेरै ठूलो, त्यसैले यसलाई मीटर लामो र छिटो तर्क सर्किट लागि कुनै संकेत distortion.And मा हुन सक्छ, विशेष गरी छ अति-उच्च गति ईसीएल।

एकीकृत सर्किट को मामला मा, निशान को लम्बाइ कारण छिटो किनारा गति गर्न संकेत को निष्ठा कायम गर्न एकदम छोटो हुनुपर्छ।

त्यहाँ बनाउन दुई तरिकाहरू छन् उच्च गतिको सर्किट , किनारा टीटीएल schottky डायोड मा तीव्र गिरावट विधि clamping लागि प्रयोग गरिन्छ गम्भीर विकृति बिना एक अपेक्षाकृत लामो लाइन काममा, आवेग एक डायोड मा संयम हुन बनाउन जमीन संभावित दबाव ड्रप भन्दा कम छ को आयाम पछाडि मा recoil कम को स्तर मा, overshoot को ढिलो भएको बढ्दो किनारा अनुमति दिएको छ, तर यो अपेक्षाकृत उच्च उत्पादन को एक राज्य मा स्तर "एच" छ सर्किट को प्रतिबाधा (50 ~ 80 Ω) attenuation .यसको अतिरिक्त, कारण "एच" राज्य प्रतिरक्षा को स्तरमा, ठूलो recoil समस्या छैन धेरै उल्लेखनीय छ, HCT श्रृंखला को उपकरण, यदि schottky डायोड clamping र श्रृंखला प्रतिरोध पक्ष प्रयोग विधि जडान, सुधारिएको प्रभाव थप स्पष्ट हुनेछ।

त्यहाँ एक प्रशंसक संकेत लाइन साथ बाहिर छ जब टीटीएल आकार माथि वर्णन विधि उच्च बिट दर र छिटो किनारा घटी छ speed.Because त्यहाँ लाइन मा छालहरू प्रतिबिम्बित छन्, तिनीहरूले, उच्च दरमा संश्लेषित हुन गर्छन हुनेछ यसरी संकेत को गम्भीर विकृति पैदा र घट्दै विरोधी हस्तक्षेप ability.Therefore, प्रतिबिम्ब समस्या समाधान गर्न, अर्को विधि सामान्यतया ईसीएल सिस्टम प्रयोग गरिएको छ: रेखा प्रतिबाधा मिल्ने method.In प्रतिबिम्ब नियन्त्रण गरिन्छ यसरी र निष्ठालाई संकेत प्रत्याभूति गरिएको छ।

WhatsApp अनलाइन च्याट!
अनलाइन ग्राहक सेवा
सिस्टम अनलाइन ग्राहक सेवा