पीसीबी आणि विधानसभा बद्दल हॉट बातम्या

कसे चांगले पीसीबीचे फव्व्या तयार केल्या आहेत?

                                                                                                                                                                                    Everyone knows doing the principle diagram of the PCB is designed into a real piece of PCB, please don’t look down upon this process, there are a lot of things on the principle of practicable in engineering has difficult to achieve, or something that someone can achieve them,but others can not, so it is not difficult to make a PCB, but make a good पीसीबी बोर्ड सोपी गोष्ट नाही.

Microelectronics क्षेत्रात दोन प्रमुख अडचणी उच्च वारंवारता सिग्नल आणि कमकुवत सिग्नल प्रक्रिया आहे, पीसीबीचे उत्पादन पातळी या संदर्भात महत्वाचे आहे, विशेषत समान तत्व रचना, समान घटक, विविध लोकांना पीसीबी विविध परिणाम होतील केली, त्यामुळे कसे करण्यासाठी ? एक चांगला पीसीबी बोर्ड आमच्या मागील अनुभव आधारित, आम्ही खालील मुद्दयांवर आमच्या दृश्ये चर्चा करू इच्छित आहे:

 पीसीबीचे आकाराचे

1. आपले ध्येय परिभाषित

एक रचना कार्य, पहिला डिझाइन गोल साफ करणे आवश्यक आहे, एक आहे प्राप्त सामान्य पीसीबी बोर्ड , उच्च वारंवारता पीसीबीचे , लहान सिग्नल प्रक्रिया पीसीबी किंवा, उच्च वारंवारता व PCB लहान सिग्नल प्रक्रिया दोन्ही आहेत तो एक आहे तर सामान्य पीसीबी तोपर्यंत वाजवी लेआउट आणि अचूक नीटनेटका, यांत्रिक आकार तसेच लोड ओळ आणि लांब ओळ, एक विशिष्ट अर्थ हाताळला जाईल, तर लोड, ड्राइव्ह लांब ओळ बळकट करण्यासाठी प्रकाशित, की लांब ओळ च्या प्रतिबिंब टाळण्यासाठी आहे. तेथे बोर्ड वर 40MHz सिग्नल ओळी जास्त आहे, तेव्हा विशेष विचारांवर या सिग्नल ओळी, अशा crosstalk.If वारंवारता जास्त आहे, वायरिंग लांबी अधिक निर्बंध आहे नेटवर्क सिद्धांत वितरण घटक त्यानुसार, म्हणून केले आहेत उच्च गती सर्किट आणि त्याच्या जोड दरम्यान संवाद निर्णायक, प्रणाली विरुद्ध design.With दुर्लक्ष केले जाऊ शकत नाही दार प्रसार गती सुधारणा ओळीवर वाढ आहे, समीप सिग्नल ओळी दरम्यान crosstalk असेल वाढ, सहसा गतिमान वीज आणि सर्किट उष्णता अपव्यय होतो प्रमाणात खूप मोठे आहे करताना पुरेसे लक्ष होऊ नये उच्च-गती पीसीबीचे.

बोर्ड अगदी microvolt पातळी millivolt पातळी आहे तेव्हा कमकुवत सिग्नल, सिग्नल विशेष काळजी आवश्यक आहे तेव्हा लहान सिग्नल, खूप कमकुवत इतर मजबूत सिग्नल हस्तक्षेप अतिशय संवेदनशील, उपाय संरक्षण अनेकदा आवश्यक आहे, अन्यथा सिग्नल-टू-आवाज खूप कमी आहे ratio.So की उपयुक्त सिग्नल आवाज करून बाहेर बुडून जातात आणि प्रभावीपणे मिळवला जाऊ शकत नाही.

बोर्ड वर उपाय देखील डिझाइन टप्प्यात विचारात घेतले पाहिजे, चाचणी गुण प्रत्यक्ष स्थान, अलग घटक चाचणी बिंदू, कारण लहान सिग्नल आणि उच्च वारंवारता सिग्नल काही थेट मोजण्यासाठी चौकशी जोडू नाही दुर्लक्ष केले जाऊ शकत नाही.

याव्यतिरिक्त, इतर संबंधित घटक, जसे बोर्ड थर म्हणून आहेत, घटक संकुल आकार आणि boards.Before बनवण्यासाठी पीसीबीचे बोर्ड यांत्रिक शक्ती, तुमच्या मनात डिझाइन ध्येय असणे आवश्यक आहे.

 पीसीबी बोर्ड

2. मांडणी वापरले घटक कार्य आवश्यकता समजून

आम्ही माहिती आहे, तेथे मांडणी काही विशेष घटक आहे विशेष आवश्यकता, जसे लोटी आणि APH analog सिग्नल वर्धक, गुळगुळीत, लहान सिग्नल भाग लहान ripple.The नक्कल वीज गरजेसाठी analog सिग्नल वर्धक वापरले दूर शक्ती पासून ठेवले पाहिजे आहेत OTI बोर्ड devices.On, लहान सिग्नल विस्तार भाग देखील विशेष shielding मुखवटा असलेला NTOI बोर्ड वापरले मोकाट इलेक्ट्रोमॅग्नेटिक interference.GLINK चीप ECL प्रक्रिया, शक्तीचा वापर मोठ्या ताप आहे ढाल उष्णता अपव्यय होतो समस्या करण्यासाठी डिझाइन केलेले आहे, मांडणी विशेष विचार असणे आवश्यक आहे, तेव्हा आयोजित करणे आवश्यक आहे, तर नैसर्गिक थंड, हवा प्रवाह मध्ये GLINK चिप ठेवले जाईल गुळगुळीत आहे, आणि उष्णता बाहेर एक शिंग किंवा इतर उच्च शक्ती आहे इतर chips.If एक मोठा परिणाम नाही बोर्ड वर साधन, तो देखील शक्ती देखील पुरेसे लक्ष देणे आवश्यक आहे गंभीर प्रदूषण होऊ शकते.

3. घटक मांडणी विचार

प्रथम एक घटक विचार घटक लेआउट विशेषत: काही उच्च गती ओळ, कार्यक्षमता, लक्षपूर्वक एकत्र शक्य तितके घटक कनेक्शन संबंधित आहे, मांडणी शक्ती सिग्नल आणि लहान वेगळे करणे शक्य म्हणून लहान आहे सर्किट कामगिरी बैठक पूर्वपक्ष device.In सिग्नल तो ऑर्डर, सुंदर, चाचणी करण्यासाठी सोयीस्कर, बोर्ड यांत्रिक आकार, सॉकेट स्थिती इत्यादी घटक व्यवस्था विचार आवश्यक आहे

उच्च-गती प्रणाली मध्ये जमिनीवर आणि interconnection प्रसारित विलंब वेळ, विशेषत: उच्च-गती ECL सर्किट साठी प्रसार वेळ system.Signal रचना करताना एकूणच प्रणाली गती वर एक चांगला प्रभाव होता, विचार करणे प्रथम घटक आहे, उच्च गती एकात्मिक सर्किट ब्लॉक स्वतः, पण सामान्य इंटरकनेक्ट जमिनीवर एक परिणाम म्हणून (प्रत्येक 30 सेंमी लांब, 2 NS विलंब) विलंब वेळ वाढ आणण्यासाठी जरी, प्रणाली गती मोठ्या मानाने कमी आहे करू शकता. एक शिफ्ट रजिस्टर, समकालीन काउंटर या समक्रमण कार्ड समान तुकडा वर कार्य करत भाग, कारण बोर्डवर घड्याळ सिग्नल विविध प्रसार विलंब वेळ सर्वोत्तम समान नाही प्रमाणे, एक वर तर नाही, एक शिफ्ट नोंदणी उत्पादन चुका होऊ शकते प्लेट, जेथे समक्रमण किल्ली आहे, घड्याळ ओळ कनेक्ट सार्वजनिक घड्याळ स्रोत पासून बोर्ड लांबी समान असणे आवश्यक आहे.

 घटक BGA पीसीबीचे

4. वायरिंग विचार

OTNI रचना आणि स्टार ऑप्टिकल फायबर नेटवर्क, उच्च गती सिग्नल ओळ 100MHz जास्त भविष्यात रचना करणे आवश्यक आहे. उच्च गती ओळ काही मुलभूत संकल्पना येथे ओळख होईल.

ट्रान्समिशन लाइन

एक कोणतीही "लांब" पदपथ संकेत छापील सर्किट बोर्डओळ प्रसारित विलंब सिग्नल वाढ वेळ पेक्षा खूपच लहान आहे line.If एक प्रसार मानले जाऊ शकते, सिग्नल वाढ दरम्यान मालक प्रतिबिंब असेल submerged.No यापुढे दिसून पलिकडे मारणे, अंगलट येणे आणि आत्ता, रिंग, कारण ओळ प्रसार विलंब वेळ उदय वेळ, राज्यमंत्री सर्किट सर्वात जास्त मोठा, त्यामुळे ते मीटर लांब आणि जलद तर्कशास्त्र सर्किट नाही सिग्नल distortion.And असू शकते, विशेषत: आहे अल्ट्रा-उच्च गती ECL.

एकात्मिक सर्किट बाबतीत, मागोवा लांबी लक्षणीय मुळे जलद धार वेग सिग्नल एकाग्रता देखरेख करण्यासाठी कमी करणे आवश्यक आहे.

करण्यासाठी दोन मार्ग आहेत उच्च-गती सर्किट , गंभीर, कुरूपता न तुलनेने लांब ओळ काम, पद्धत clamping धार TTL schottky diode घटण्याचा वापरली जाते प्रेरणा एक diode मध्ये संयम बनवणार्या जमिनीवर संभाव्य दबाव ड्रॉप कमी आहे मोठेपणा मागे अंगलट येणे कमी स्तरावर पलिकडे मारणे च्या गतीची वाढत्या धार परवानगी आहे, पण तो तुलनेने उच्च उत्पादन एक राज्य आहे पातळी "एच" सर्किट impedance (50 ~ 80 Ω) रोग प्रतिबंधक लस तयार करण्याची जंतुशास्त्रातील रित .या व्यतिरिक्त, मुळे "एच" राज्य रोग प्रतिकारशक्ती स्तरावर मोठ्या अंगलट येणे समस्या नाही फार थकबाकी आहे, HCT मालिका साधन, schottky diode clamping आणि मालिका प्रतिकार बाजूला वापरून पद्धत कनेक्ट केल्यास, सुधारित परिणाम अधिक स्पष्ट होईल.

तेथे एक चाहता आहे सिग्नल ओळ बाजूने, तेव्हा वर वर्णन TTL आकार घेत पद्धत उच्च बिट दर आणि जलद धार जी उणीव आहे speed.Because ओळ लाटा तेथे प्रतिबिंबित होतात, ते उच्च दराने एकत्रित केले जाऊ कल होईल, अशा प्रकारे सिग्नल गंभीर विकृती उद्भवणार आणि विरोधी हस्तक्षेप ability.Therefore कमी, प्रतिबिंब समस्येचे निराकरण करण्यासाठी, आणखी एक पद्धत सहसा ECL प्रणाली वापरली जाते: ओळ impedance method.In या प्रकारे प्रतिबिंब नियंत्रित आहे आणि एकाग्रता जुळणारे सिग्नल हमी आहे.

WhatsApp ऑनलाईन गप्पा!
ऑनलाइन ग्राहक सेवा
ऑनलाइन ग्राहक सेवा प्रणाली