ข่าวเกี่ยวกับ PCB และสภา

วิธีการที่บอร์ด PCB ดีทำ?

                                                                                                                                                                                    Everyone knows doing the principle diagram of the PCB is designed into a real piece of PCB, please don’t look down upon this process, there are a lot of things on the principle of practicable in engineering has difficult to achieve, or something that someone can achieve them,but others can not, so it is not difficult to make a PCB, but make a good บอร์ด PCBไม่ได้เป็นสิ่งที่ง่าย

สองปัญหาที่สำคัญในด้านของไมโครอิเล็กทรอนิกส์เป็นสัญญาณความถี่สูงและการประมวลผลสัญญาณอ่อนแอ, การผลิต PCB ระดับเป็นสิ่งสำคัญโดยเฉพาะอย่างยิ่งในแง่นี้การออกแบบหลักการเดียวกันส่วนประกอบเดียวกันคนที่แตกต่างกันทำ PCB จะมีผลแตกต่างกันดังนั้นวิธีที่จะทำให้ ? คณะกรรมการ PCB ที่ดีจากประสบการณ์ที่ผ่านมาของเราเราต้องการที่จะหารือเกี่ยวกับมุมมองของเราในด้านต่อไปนี้:

 แผนภาพของแผ่น PCB

1. กำหนดเป้าหมายของคุณ

รับงานออกแบบครั้งแรกต้องล้างเป้าหมายในการออกแบบที่เป็นบอร์ด PCB ทั่วไป , PCB ความถี่สูงขนาดเล็กประมวลผลสัญญาณ PCB หรือมีทั้งความถี่สูงและการประมวลผลสัญญาณเล็ก ๆ ของ PCB ถ้ามันเป็นPCB ร่วมกันเป็นเวลานาน เช่นเดียวกับรูปแบบที่เหมาะสมและเป็นระเบียบเรียบร้อยขนาดกลที่ถูกต้องถ้าบรรทัดโหลดและสายยาวจะถูกจัดการโดยวิธีบางอย่างแบ่งเบาภาระเพื่อเสริมสร้างสายยาวของไดรฟ์ที่สำคัญคือการป้องกันการสะท้อนสายยาวของ เมื่อมีมากกว่า 40MHz สายสัญญาณบนกระดานพิจารณาเป็นพิเศษจะทำสำหรับสายสัญญาณเหล่านี้เช่นความถี่ crosstalk.If จะสูงกว่ามีข้อ จำกัด มากขึ้นอยู่กับความยาวของสายไฟตามพารามิเตอร์การกระจายของทฤษฎีเครือข่ายที่ ปฏิสัมพันธ์ระหว่างวงจรความเร็วสูงและสิ่งที่แนบมาของมันคือปัจจัยชี้ขาดระบบไม่สามารถละเลยใน design.With ปรับปรุงความเร็วในการส่งประตูในบรรทัดกับจะเพิ่มขึ้น crosstalk ระหว่างสายสัญญาณที่อยู่ติดกันจะเป็น สัดส่วนการเพิ่มขึ้นของมักความเร็วสูงการใช้พลังงานและการกระจายความร้อนของวงจรที่มีขนาดใหญ่มากควรทำให้เกิดความสนใจมากพอเมื่อทำ ความเร็วสูง.

เมื่อคณะกรรมการมีระดับ millivolt แม้ระดับ microvolt เมื่อสัญญาณอ่อนแอสัญญาณจะต้องดูแลเป็นพิเศษสัญญาณขนาดเล็กที่อ่อนแอเกินไปมากเสี่ยงต่อการรบกวนสัญญาณอื่น ๆ ที่แข็งแกร่งป้องกันมาตรการมักจะเป็นสิ่งที่จำเป็นอย่างอื่นจะช่วยลดสัญญาณรบกวน ratio.So ว่าสัญญาณที่มีประโยชน์จะถูกกลบด้วยเสียงและไม่สามารถสกัดได้อย่างมีประสิทธิภาพ

ในคณะกรรมการวัดก็ควรจะนำมาพิจารณาในระหว่างขั้นตอนการออกแบบตำแหน่งทางกายภาพของจุดทดสอบจุดทดสอบของปัจจัยการแยกไม่สามารถปฏิเสธเพราะบางส่วนของสัญญาณขนาดเล็กและสัญญาณความถี่สูงไม่ได้โดยตรงเพิ่มสอบสวนในการวัด

นอกจากนี้ยังมีปัจจัยอื่น ๆ ที่เกี่ยวข้องเช่นชั้นของบอร์ดรูปร่างแพคเกจขององค์ประกอบและความแข็งแรงเชิงกลของ boards.Before ทำให้บอร์ด PCB, คุณควรจะมีเป้าหมายการออกแบบในใจ

 บอร์ด PCB

2. เข้าใจความต้องการของฟังก์ชั่นของส่วนประกอบที่ใช้ในรูปแบบที่

ที่เรารู้ว่ามีบางชิ้นส่วนพิเศษในรูปแบบที่มีความต้องการพิเศษเช่นโทและ APH ใช้เครื่องขยายเสียงสัญญาณเครื่องขยายเสียงสัญญาณอนาล็อกสำหรับความต้องการพลังงานสำหรับเรียบจำลอง ripple.The ขนาดเล็กของชิ้นส่วนสัญญาณขนาดเล็กควรจะเก็บไว้ให้ห่างจากอำนาจ devices.On คณะกรรมการ OTI, ส่วนขยายสัญญาณขนาดเล็กนอกจากนี้ยังได้รับการออกแบบเป็นพิเศษด้วยหน้ากากป้องกันเพื่อป้องกันจรจัดชิป interference.GLINK แม่เหล็กไฟฟ้าที่ใช้ในคณะกรรมการ NTOI เป็นกระบวนการ ECL ใช้พลังงานไข้ใหญ่การแก้ไขปัญหาของการกระจายความร้อน จะต้องดำเนินการเมื่อรูปแบบจะต้องมีการพิจารณาเป็นพิเศษถ้าเย็นตามธรรมชาติจะใส่ชิป Glink ในการไหลของอากาศเป็นไปอย่างราบรื่นและออกจากความร้อนไม่ได้เป็นผลกระทบใหญ่อื่น ๆ chips.If มีฮอร์นหรือการใช้พลังงานสูงอื่น ๆ อุปกรณ์บนเรือก็ยังอาจก่อให้เกิดมลพิษร้ายแรงของอำนาจก็ควรให้ความสนใจมากพอ

3. การพิจารณารูปแบบองค์ประกอบ

รูปแบบขององค์ประกอบแรกอีกหนึ่งปัจจัยที่ต้องพิจารณาคือประสิทธิภาพการทำงานที่เกี่ยวข้องอย่างใกล้ชิดกับการเชื่อมต่อของชิ้นส่วนเข้าด้วยกันเท่าที่เป็นไปโดยเฉพาะอย่างยิ่งสำหรับสายความเร็วสูงบางรูปแบบที่จะทำให้มันสั้นที่สุดเท่าที่เป็นไปได้ในการแยกสัญญาณพลังงานและขนาดเล็ก สัญญาณ device.In หลักฐานของการประชุมการทำงานของวงจรก็ยังมีความจำเป็นที่จะต้องพิจารณาการจัดองค์ประกอบในการสั่งซื้อที่สวยงามสะดวกในการทดสอบขนาดกลของคณะกรรมการตำแหน่งของซ็อกเก็ต ฯลฯ

เวลาส่งความล่าช้าของดินและการเชื่อมต่อโครงข่ายในระบบความเร็วสูงยังเป็นปัจจัยแรกที่จะได้รับการพิจารณาเมื่อการออกแบบ system.Signal ในเวลาส่งได้อิทธิพลอย่างมากต่อความเร็วของระบบโดยรวมโดยเฉพาะอย่างยิ่งสำหรับความเร็วสูงวงจร ECL, แม้ว่าความเร็วสูงแบบบูรณาการบล็อกวงจรตัวเอง แต่เป็นผลมาจากบนพื้นด้วยการเชื่อมต่อที่พบบ่อย (ทุก 30 เซนติเมตรยาวประมาณล่าช้า 2 NS) ที่นำมาเพิ่มขึ้นจากการหน่วงเวลาที่สามารถทำให้ความเร็วของระบบจะลดลงมาก เช่นเดียวกับการลงทะเบียนกะซิงโครเคาน์เตอร์ประสานนี้ส่วนการทำงานในชิ้นเดียวกันของบัตรที่ดีที่สุดเพราะเวลาส่งล่าช้าที่แตกต่างกันของสัญญาณนาฬิกาบนกระดานไม่เท่ากันอาจนำไปสู่ข้อผิดพลาดของการผลิตการเปลี่ยนแปลงการลงทะเบียนถ้าไม่ได้อยู่ใน แผ่นที่ประสานเป็นกุญแจสำคัญจากแหล่งนาฬิกาสาธารณะเชื่อมต่อกับสายนาฬิกาจะต้องเท่ากับความยาวของคณะกรรมการ

 PCB BGA กับส่วนประกอบ

4. การพิจารณาของสายไฟ

ด้วยการออกแบบของ OTNI และเครือข่ายใยดาวแสงมากกว่า 100MHz ของสายสัญญาณความเร็วสูงจะต้องได้รับการออกแบบในอนาคต บางแนวคิดพื้นฐานของสายความเร็วสูงจะได้รับการแนะนำที่นี่

สายส่ง

ใด ๆ “ยาว” ส่งสัญญาณทางเดินบนแผงวงจรพิมพ์ได้รับการพิจารณาส่ง line.If ความล่าช้าการส่งสายสั้นกว่าเวลาที่สัญญาณการเพิ่มขึ้นสะท้อนของเจ้าของเพิ่มขึ้นในช่วงสัญญาณจะ submerged.No ไม่ปรากฏ แหก, การหดตัวและเสียงสำหรับในขณะที่ส่วนใหญ่ของวงจร MOS เพราะเวลาที่เพิ่มขึ้นของการส่งผ่านเส้นเวลาล่าช้าที่มีขนาดใหญ่มากดังนั้นจึงสามารถอยู่ในเมตรและยาวไม่มี distortion.And สัญญาณวงจรตรรกะได้เร็วขึ้นโดยเฉพาะอย่างยิ่ง ความเร็วสูงพิเศษ ECL

ในกรณีของวงจรรวมความยาวของร่องรอยจะต้องสั้นลงอย่างมีนัยสำคัญในการสั่งซื้อเพื่อรักษาความสมบูรณ์ของสัญญาณเนื่องจากความเร็วขอบเร็วขึ้น

มีสองวิธีที่จะทำให้มีวงจรความเร็วสูงในการทำงานของเส้นค่อนข้างนานโดยไม่บิดเบือนร้ายแรงจะใช้สำหรับการลดลงอย่างรวดเร็วในขอบ TTL Schottky ไดโอดวิธีหนีบให้แรงกระตุ้นที่จะยับยั้งชั่งใจในไดโอดต่ำกว่าพื้นดินที่ความดันลดลงที่มีศักยภาพ ในระดับของการลดการหดตัวที่ด้านหลังของความกว้างที่ช้าลงขอบเพิ่มขึ้นของการแหกที่ได้รับอนุญาต แต่มันเป็นระดับ“H” ในสถานะของการส่งออกค่อนข้างสูงความต้านทานของวงจร(50 ~ 80 Ω) การลดทอน .in นอกจากนี้เนื่องจากระดับของ“H” รัฐภูมิคุ้มกันปัญหาการหดตัวที่มีขนาดใหญ่ไม่ได้โดดเด่นมากของชุดอุปกรณ์ HCT ถ้าใช้หนีบ Schottky ไดโอดและชุดด้านต้านทานเชื่อมต่อวิธีการที่มีผลที่ดีขึ้นจะเห็นได้ชัดมากขึ้น

เมื่อมีแฟนออกไปตามสายสัญญาณ TTL วิธีการสร้างที่อธิบายข้างต้นจะขาดในอัตราบิตที่สูงขึ้นและเร็วขึ้นขอบ speed.Because มีจะสะท้อนให้เห็นคลื่นในเส้นที่พวกเขาจะมีแนวโน้มที่จะสังเคราะห์ในอัตราที่สูงจึง ก่อให้เกิดการบิดเบือนอย่างรุนแรงของสัญญาณและการลดการป้องกันการรบกวน ability.Therefore เพื่อที่จะแก้ปัญหาการสะท้อนอีกวิธีหนึ่งคือมักจะใช้ในระบบ ECL: สายตรงกับความต้านทาน method.In วิธีนี้สะท้อนให้เห็นถึงมีการควบคุมและความสมบูรณ์ของ สัญญาณมีการประกัน

WhatsApp แชทออนไลน์!
บริการลูกค้าออนไลน์
ระบบการให้บริการลูกค้าออนไลน์