Karštos naujienos Apie PCB & asamblėjos

Kaip gaminami geri PCB?

                                                                                                                                                                                    Everyone knows doing the principle diagram of the PCB is designed into a real piece of PCB, please don’t look down upon this process, there are a lot of things on the principle of practicable in engineering has difficult to achieve, or something that someone can achieve them,but others can not, so it is not difficult to make a PCB, but make a good PCB lenta nėra paprastas dalykas.

Du pagrindiniai sunkumai mikroelektronikos srityje yra aukšto dažnio signalas ir silpnas signalas apdirbimas, plokščių gamyba lygis yra ypač svarbus šiuo požiūriu, tas pats principas dizainas, tie patys komponentai, skirtingi žmonės padarė PCB turės skirtingus rezultatus, todėl, kaip padaryti ? gera PCB lenta remiantis mūsų ankstesnės patirties, mes norėtume aptarti savo požiūrį į šiuos aspektus:

 diagrama PCB

1. Apibrėžti savo tikslus

Gavo dizaino užduotis, pirmiausia turi išvalyti dizaino tikslus, yra bendroji PCB lenta , aukšto dažnio PCB , mažo signalo apdorojimo PCB arba yra tiek aukšto dažnio ir PCB mažo signalo apdorojimas, jei jis yra dažnas PCB , kol kaip padaryti pagrįstą išdėstymą ir tvarkinga, mechaninis dydis tikslią, Jei apkrova linija ir ilga linija, bus tvarkomi pagal tam tikras priemones, krūvį, stiprinti ilgą eilutę diską, svarbu yra užkirsti kelią ilgą eilutę atspindys. kai yra daugiau nei 40MHz signalo linijose ant lentos, specialieji aspektai yra pagaminti šių signalinių linijų, pavyzdžiui, crosstalk.If dažnis yra didesnis, turi daugiau apribojimų dėl laidų ilgį, atsižvelgiant į paskirstymo parametrų tinklo teoriškai, sąveika tarp didelio greičio grandinės ir jos pritvirtinimo yra lemiamas, sistema negali būti ignoruojamas design.With durų perdavimo greitis geresnes, on-line prieš didės, tarp gretimų signalo linijose Šķērsruna bus proporcingas padidinimo, paprastai didelio greičio energijos suvartojimas ir šilumos išsklaidymo grandinės yra labai didelis, turėtų sukelti pakankamai dėmesio, kai daro didelės spartos PCB.

Kai laive mV lygio net mikrovoltas lygį, kai silpnas signalas, signalas reikės ypatingos priežiūros, mažas signalas yra per silpnas, labai pažeidžiami kitų stiprių signalų trukdžių, apsaugines priemones dažnai yra būtina, kitaip bus labai sumažinti signalo-triukšmo ratio.So, kad naudingų signalai pat nugrimzta triukšmo ir negali būti efektyviai išgauti.

Laive priemonė taip pat projektavimo etapo metu turėtų būti atsižvelgta, fizinė vieta bandymo taškų, bandymo taškas izoliavimo veiksnių negali būti ignoruojami, nes kai kurie iš mažo signalo ir aukšto dažnio signalo nėra tiesiogiai įtraukti zondą į priemonę.

Be to, yra ir kitų susijusių veiksnių, pavyzdžiui, lentų sluoksniu, pakuotė formos komponentų ir mechaninis stiprumas boards.Before priėmimo PCB plokštės, jūs turėtumėte turėti projektavimo tikslas galvoje.

 PCB lenta

2. Suprasti komponentų funkcija naudojama išdėstymo reikalavimus

Kaip žinome, yra keletas specialių komponentų išdėstymo yra specialūs reikalavimai, pavyzdžiui, LOTI ir APH naudojamas analoginis signalo stiprintuvą, analoginis signalo stiprintuvas galios reikalavimas sklandžiai, mažų ripple.The modeliavimo Small Signal dalys turi būti laikomos saugiu atstumu nuo valdžios devices.On į Oti lentos, mažas signalas amplifikacija dalis taip pat specialiai sukurta su ekranavimo kauke uždengti benamių elektromagnetines interference.GLINK lustai naudojami NTOI valdyba ECL procesas, energijos suvartojimas didelis karščiavimas, į šilumos išsklaidymo problemos turi būti atliekami, kai išdėstymas turi būti ypatingas dėmesys, jei natūraliam vėsinimui, bus įdėti GLINK lustą oro srauto yra lygūs, ir iš karščio nėra didelis poveikis kitų chips.If yra ragų ar kitos didelės galios prietaisas laive, ji taip pat gali sukelti rimtą taršos galios jis taip pat turėtų mokėti pakankamai dėmesio.

3. svarstymas Komponentų išdėstymas

Sudedamųjų dalių pirmasis veiksnys apsvarstyti išdėstymas yra spektaklis, glaudžiai susijusi su komponentų ryšį kartu kiek įmanoma, ypač kai greitųjų geležinkelių linijos, išdėstymas, kad būtų kiek įmanoma trumpesnis atskirti elektros signalą ir mažas signalas device.In susitikti su grandine veiklos prielaida, taip pat būtina atsižvelgti į sudedamųjų dalių išdėstymas tam, gražus, patogus testus, mechaninis dydis lentos, iš lizdo padėtis ir tt

Perdavimo vėlinimo įžeminimo ir sujungimo greitųjų sistemos taip pat yra pirmasis veiksnys, į kurį atsižvelgta projektuojant system.Signal ant perdavimo metu turėjo didelę įtaką visos sistemos greitį, ypač greitųjų ECL grandines, nors didelės spartos integrinis grandynas pats blokas, bet kaip ant grindų su bendru sujungti rezultatas (kas 30 cm ilgio, apie iš 2 ns vėlavimo) atnešti uždelsimo laiko padidėjimas, gali padaryti sistemą greitis žymiai sumažėja. Kaip pamainomis registre, sinchroninis kovoti su šiuo sinchronizacijos darbo dalis tuo pačiu gabalas kortelę, geriausia dėl skirtingo perdavimo delsos laiko laikrodžio signalas ant lentos yra ne lygūs, gali sukelti perėjimą registro produkcijos klaidas, jei ne ant plokštelė, kurioje sinchronizacija yra raktas nuo visuomenės laikrodis šaltinis prijungtas prie laikrodžio linija turi būti lygi valdybos ilgio.

 BGA PCB su Komponentai

4. svarstymas laidų

Su OTNI dizaino ir žvaigždutėmis optinio pluošto tinklą, daugiau nei 100MHz Greitųjų signalo linijos turės būti sukurta ateityje. čia bus pristatyta keletas pagrindinės sąvokos, greitųjų geležinkelių linijos.

perdavimo linija

Bet "ilgas" signalizacijos kelias ant spausdintinės plokštėsgali būti laikoma perdavimo eilutę.Jei perdavimo vėlavimas linijos yra daug trumpesnis nei signalo kilimo trukmė, iš signalo kilimo metu savininkas atspindys bus submerged.No ilgiau atrodo viršijimas, atatrankos ir skambėjimo, nes tuo metu, dauguma MOP grandinės, nes kilimo metu linijos perdavimo vėlinimo trukmė yra žymiai didesnis, todėl ji gali būti metrų ilgio ir nėra signalo distortion.And greičiau loginiais grandynais, ypač ultra didelio greičio "ECL.

Integruotų grandinių atveju iš pėdsakų ilgis turi būti gerokai sutrumpintas, siekiant išlaikyti signalo vientisumą, nes greičiau krašto greičiu.

Yra du būdai, kaip padaryti didelės spartos grandinę per palyginti ilgą eilutę darbą be rimtų iškraipymų, yra naudojamos sparčiai mažėja kraštas TTL Šotkio diodas užspaudimo būdu, kad impulsas būti atrama diodo yra mažesnis nei pirmame galimą slėgio kritimo dėl galimybės sumažinti atmetamąją ties amplitudės nugaros linijos, tuo lėčiau auga kraštas viršijimo yra leidžiama, tačiau ji yra lygis "H" į santykinai aukšto išėjimų būklę varžos grandinės (50 ~ 80 Ω) slopinimas .Be to, dėl to, kad "H" valstybės imuniteto lygį, didesnis atatrankos problema nėra labai išskirtinis, prietaisas HCT serijos, jei naudojate Šotkio diodas tvirtai priveržta ir serijos atsparumas pusę prijungti metodą, patobulinta poveikis bus akivaizdus.

Kai yra ventiliatorius išilgai signalo linija, TTL formuojant pirmiau aprašytu metodu trūksta aukštojo bitų sparta ir greitesnį krašto speed.Because ten atsispindi bangos linijos, jie bus linkę būti susintetinti tuo dideliu greičiu, todėl rimtai iškraipymo signalo ir mažėja anti-trukdžių ability.Therefore, siekiant išspręsti svarstymų problemą, kitas metodas paprastai naudojamas ECL sistemos: linijos varža atitikimo method.In tokiu būdu atspindys yra kontroliuojama ir vientisumas signalas yra garantuojamas.

"WhatsApp" internetu Kalbėtis!
Online Klientų aptarnavimas
Online Klientų aptarnavimas sistema