Nouvèl cho Sou Pkb & Asanble

Ki jan yo te fè bon ankadreman PCB?

                                                                                                                                                                                    Everyone knows doing the principle diagram of the PCB is designed into a real piece of PCB, please don’t look down upon this process, there are a lot of things on the principle of practicable in engineering has difficult to achieve, or something that someone can achieve them,but others can not, so it is not difficult to make a PCB, but make a good tablo PCB se pa yon bagay fasil.

De difikilte nan pi gwo nan jaden an nan MICROELECTRONICS se siyal la frekans segondè ak fèb pwosesis siyal, PCB pwodiksyon nivo se patikilyèman enpòtan nan respè sa a, se li menm desen an prensip, eleman yo menm, moun diferan te fè pkb pral jwenn okenn rezilta diferan, se konsa ki jan fè ? yon bon tablo PCB Baze sou ki eksperyans anvan nou an, nou ta renmen diskite sou opinyon nou an sou aspè sa yo:

 dyagram nan pkb a

1. Defini objektif ou

Resevwa yon travay konsepsyon, dwe premye klè objektif yo konsepsyon, se yon tablo PCB Komen , PCB-wo frekans , ti PCB pwosesis siyal oswa gen tou de segondè frekans ak ti pwosesis siyal nan PCB la, si li se yon PCB komen , osi lontan kòm fè Layout rezonab ak pwòp, mekanik gwosè egzat, Si liy lan chaj ak long liy, yo pral okipe pa yon sèten vle di, aleje chay la, ranfòse long liy nan kondwi a, kle a se yo anpeche refleksyon long liy lan. lè gen plis pase liy siyal 40MHz sou tablo a, konsiderasyon espesyal yo te fè pou liy sa yo siyal, tankou crosstalk.If frekans se pi wo, gen plis restriksyon sou longè a nan fil kouran ki deyò a, selon paramèt yo distribisyon nan teyori rezo a, nan entèraksyon ant sikwi gwo vitès ak atachman li yo se faktè a desizif, sistèm nan pa ka inyore nan design.With amelyorasyon nan vitès la transmisyon pòt, sou liy kont yo ap ogmante, dyafoni ki genyen ant liy siyal adjasan yo pral pwopòsyonèl nan ogmantasyon nan, anjeneral, segondè-vitès pouvwa konsomasyon ak dispersion chalè nan kous la se yon bagay ki gwo, ta dwe lakòz ase atansyon lè ap fè gwo vitès PCB.

Lè tablo gen nivo millivolt menm nivo microvolt lè siyal la fèb, siyal la ap bezwen swen espesyal, ti siyal a twò fèb, trè vilnerab a lòt entèferans siyal fò, pwoteksyon mezi se souvan nesesè, otreman pral redui siyal la-a-bri siyal ratio.So ki itil yo te nwaye deyò pa bri epi yo pa kapab efektivman extrait.

Sou tablo mezi a tou ta dwe pran an konsiderasyon pandan faz nan konsepsyon, kote fizik la nan pwen tès, pwen tès nan faktè izolasyon pa ka inyore, paske gen kèk nan siyal la ti ak siyal frekans segondè se pa sa dirèkteman ajoute pwofonde ki mezire.

Anplis de sa, gen lòt faktè ki gen rapò, tankou kouch nan nan ankadreman, fòm la pake ki gen eleman yo ak fòs nan mekanik nan boards.Before fè ankadreman yo, PCB, ou ta dwe gen yon objektif konsepsyon nan tèt li.

 tablo PCB

2. Konprann kondisyon ki nan fonksyon an nan eleman yo itilize nan Layout a

Kòm nou konnen, gen kèk eleman espesyal nan Layout a te kondisyon espesyal, tankou LOTI ak APH itilize analòg anplifikatè siyal, analòg anplifikatè siyal pou kondisyon pouvwa pou lis, ti simulation ripple.The nan pati siyal ti ta dwe rete lwen pouvwa devices.On tablo a OTI, se ti pati nan siyal anplifikasyon tou ki fèt espesyalman ak yon mask pwoteksyon pwoteje pèdi bato yo interference.GLINK elektwomayetik yo itilize nan tablo a NTOI se ECL pwosesis, pouvwa konsomasyon gwo lafyèv la, nan pwoblèm nan nan dissipation chalè dwe fèt lè Layout a dwe konsiderasyon espesyal, si refwadisman natirèl la, yo pral mete chip nan GLINK nan koule lè se lis, ak soti nan chalè a se pa yon gwo enpak nan lòt chips.If gen yon kòn oswa lòt gwo pouvwa aparèy sou tablo, li ka lakòz tou polisyon grav nan pouvwa a li ta dwe tou peye ase atansyon.

3. Konsiderasyon sou Layout eleman

Layout a nan eleman yo an premye yon faktè yo konsidere se pèfòmans lan, pre relasyon ak koneksyon an nan eleman ansanm osi lwen ke posib, espesyalman pou kèk liy gwo vitès, Layout a se fè li kòm kout ke posib separe siyal pouvwa ak ti siyal device.In site la pou patisipe nan reyinyon pèfòmans lan nan kous la, li se tou nesesè yo konsidere aranjman nan nan eleman yo nan lòd, bèl, pratik li teste, gwosè a mekanik nan tablo a, pozisyon an nan priz la, elatriye

reta transmisyon moman sa a nan baz ak interconnexion nan sistèm lan segondè-vitès tou se faktè a premye yo dwe konsidere kòm lè konsepsyon system.Signal a sou tan an transmisyon te gen yon enfliyans gwo sou vitès la sistèm an jeneral, espesyalman pou segondè-vitès ECL sikui, byenke gwo vitès blòk kous entegre tèt li, men kòm yon rezilta nan sou planche a avèk D komen (chak 30 cm nan longè, sou reta a nan 2 ns yo) pote ogmantasyon an nan tan an reta, ka fè se vitès nan sistèm redwi anpil. Tankou yon enskri chanjman, synchronous vann san preskripsyon senkronizasyon sa a ap travay pati sou moso nan menm nan kat, pi bon paske nan tan an diferan reta transmisyon nan siyal la revèy sou tablo a se pa egal, te kapab mennen nan yon chanjman enskri erè pwodwi, si se pa sou yon plak, kote senkronizasyon se kle nan, ki soti nan sous revèy piblik konekte nan liy lan revèy dwe egal a longè a nan tablo a.

 BGA PCB ak Eleman

4. Konsiderasyon nan fil elektrik

Ak desen an nan OTNI ak zetwal rezo fib optik, plis pase 100MHz nan jwèt la gwo vitès siyal pral bezwen dwe fèt nan tan kap vini an. Gen kèk konsèp debaz nan liy gwo vitès yo pral prezante isit la.

transmisyon liy

Nenpòt "lontan" siyal chemen sou yon sikwikapab konsidere kòm yon transmisyon line.If reta a transmisyon nan jwèt la se pi pi kout pase tan nan monte siyal, refleksyon an nan mèt kay la pandan monte nan siyal yo pral submerged.No ankò parèt depas, repiyans ak k ap sonnen, pou nan moman sa a, pi fò nan kous la MOS, paske nan tan an monte nan tan reta transmisyon liy se pi gwo anpil, se konsa li ka nan mèt nan longè ak pa gen okenn distortion.And siyal pou pi vit sikui lojik, espesyalman ultra-gwo vitès ECL.

Nan ka a nan sikui entegre, yo dwe longè a nan tras yo dwe siyifikativman pi kout nan lòd yo kenbe entegrite nan nan siyal la akòz pi vit vitès kwen.

Gen de fason yo fè kous nan yon travay liy relativman long san yo pa deformation grav, ki itilize pou n bès nan rapid nan kwen tl Schottky dyòd a jonksyon blocage metòd, fè enpilsyon gen kontrent nan yon dyòd a jonksyon se pi ba pase gout nan presyon tè potansyèl sou nivo a nan diminye repiyans la nan do a nan anplitid la, se pi dousman kwen an a monte nan depas a pèmèt, men li se nivo "H" nan yon eta de pwodiksyon relativman wo enpedans nan kous la (50 ~ 80 Ω) diminisyon .Anplis de sa, akòz li nan yon nivo a nan "H" iminite eta, pi gwo pwoblèm repiyans se pa trè eksepsyonèl, aparèy nan seri HCT, si lè l sèvi avèk Schottky dyòd a jonksyon fixation ak seri bò rezistans konekte metòd la, efè a amelyore ap gen plis evidan.

Lè gen se yon fanatik soti sou liy lan siyal, mete metòd la tl dekri anwo a se manke nan to a ti jan pi wo ak pi vit kwen speed.Because gen yo reflete vag nan liy lan, yo pral gen tandans yo dwe sentèz nan pousantaj la segondè, enben, sa ki lakòz grav deformation nan siyal la ak diminye anti-entèferans ability.Therefore, yo nan lòd yo rezoud pwoblèm nan refleksyon, yon lòt metòd se anjeneral yo itilize nan sistèm nan ECL: liy enpedans matche method.In fason sa a se refleksyon an kontwole ak entegrite nan nan nan siyal se garanti.

WhatsApp sou entènèt chat!
Sèvis kliyan sou entènèt
sistèm sèvis kliyan sou entènèt