اخبار داغ درباره PCB و مونتاژ

چگونه تخته مدار چاپی خوب ساخته می شوند؟

                                                                                                                                                                                    Everyone knows doing the principle diagram of the PCB is designed into a real piece of PCB, please don’t look down upon this process, there are a lot of things on the principle of practicable in engineering has difficult to achieve, or something that someone can achieve them,but others can not, so it is not difficult to make a PCB, but make a good هیئت مدیره PCB است چیزی که آسان نیست.

دو مشکل بزرگ در زمینه میکرو الکترونیک سیگنال فرکانس بالا و پردازش سیگنال ضعیف است، تولید PCB سطح است که به ویژه در این رابطه مهم، طراحی اصل همان است، همان قطعات، افراد مختلف ساخته شده PCB نتایج متفاوتی داشته باشند، بنابراین چگونه به ؟ برد مدار چاپی خوب بر اساس تجربه قبلی ما، ما می خواهم به بحث دیدگاههای خود را در جنبه های زیر:

 نمودار PCB

1. تعریف اهداف خود را

دریافت یک کار طراحی، ابتدا باید روشن اهداف طراحی، یک است هیئت مدیره PCB مشترک ، PCB با فرکانس بالا ، کوچک PCB پردازش سیگنال و یا هر دو فرکانس بالا و پردازش سیگنال کوچک از PCB وجود دارد، اگر آن را به یک است PCB مشترک ، تا زمانی به عنوان انجام طرح معقول و مرتب، اندازه مکانیکی دقیق، اگر خط بار و خط طولانی، خواهد شد توسط یک وسیله خاص به کار گرفته، روشن کردن بار، به تقویت خط طولانی از هارد، مهم این است برای جلوگیری از انعکاس خط طولانی است. هنگامی که بیش از 40MHz خطوط سیگنال در هیئت مدیره وجود دارد، ملاحظات خاص برای این خطوط سیگنال، مانند فرکانس crosstalk.If بالاتر است، محدودیت های بیشتر در طول سیم کشی، با توجه به پارامترهای توزیع تئوری شبکه، ساخته شده تعامل بین مدار با سرعت بالا و اتصال آن عامل تعیین کننده، سیستم می تواند در design.With در خط مقابل نادیده گرفته بهبود سرعت انتقال درب، افزایش خواهد یافت، تداخل بین خطوط سیگنال مجاور خواهد بود متناسب با افزایش، معمولا مصرف برق با سرعت بالا و اتلاف حرارت از مدار بسیار بزرگ است، باید با توجه به اندازه کافی باعث هنگام انجام PCB با سرعت بالا.

هنگامی که هیئت مدیره از سطح میلی ولت حتی سطح microvolt هنگام ضعیف بودن سیگنال، سیگنال خواهد مراقبت های ویژه نیاز، سیگنال کوچک بیش از حد ضعیف است، به دیگر تداخل سیگنال قوی بسیار آسیب پذیر است، محافظ اقدامات است که اغلب لازم، در غیر این صورت تا حد زیادی سیگنال به نویز را کاهش می دهد سیگنال های ratio.So که مفید هستند که توسط سر و صدا غرق و می تواند به طور موثر می تواند استخراج شود.

در هیئت مدیره این اندازه گیری نیز باید در نظر طول فاز طراحی صورت گرفته است، محل فیزیکی نقاط تست، نقطه آزمون عوامل انزوا نمی توان نادیده گرفت، چرا که برخی از سیگنال کوچک و سیگنال با فرکانس بالا است به طور مستقیم پروب برای اندازه گیری اضافه کنید.

علاوه بر این، عوامل مرتبط، مانند لایه ای از تخته وجود دارد، شکل بسته از اجزا و مقاومت مکانیکی از boards.Before ساخت تابلوهای مدار چاپی، شما باید یک هدف طراحی در ذهن دارند.

 هیئت مدیره PCB

2. درک الزامات عملکرد قطعات مورد استفاده در طرح

همانطور که می دانیم، برخی از اجزای ویژه در طرح وجود دارد که شرایط خاص، مانند LOTI و APH استفاده تقویت کننده سیگنال آنالوگ، تقویت کننده سیگنال آنالوگ برای نیاز قدرت برای صاف، شبیه سازی ripple.The کمی از قطعات سیگنال کوچک باید به دور از قدرت نگه devices.On هیئت مدیره OTI، بخش تقویت سیگنال کوچک نیز به خصوص با یک ماسک محافظ طراحی شده برای محافظت از تراشه های ولگرد interference.GLINK الکترومغناطیسی مورد استفاده در هیئت مدیره NTOI روند ECL، مصرف برق تب بزرگ است، به مشکل اتلاف حرارت باید انجام شود که طرح باید توجه خاص شود، اگر خنک کننده طبیعی، تراشه GLINK در جریان هوا قرار صاف است، و خارج از حرارت است تاثیر بزرگی به دیگر chips.If است شاخ و یا دیگر قدرت بالا وجود ندارد دستگاه در هیئت مدیره، آن را نیز ممکن آلودگی جدی از قدرت آن را نیز باید توجه کافی پرداخت شود.

3. در نظر گرفتن طرح جزء

طرح از مولفه اول یک عامل در نظر گرفتن عملکرد، نزدیک به اتصال قطعات مرتبط با هم به عنوان آنجا که ممکن است، به ویژه برای برخی از خط با سرعت بالا، طرح این است که آن را به عنوان کوتاه که ممکن است برای جدا کردن سیگنال قدرت و کوچک سیگنال device.In فرض از ملاقات عملکرد مدار، آن را نیز لازم به نظر ترتیب از اجزای سازنده در سفارش، زیبا، مناسب برای تست، اندازه مکانیکی از هیئت مدیره، موقعیت سوکت، و غیره

ساعت تاخیر انتقال از زمین و اتصال در سیستم با سرعت بالا نیز اولین عامل در هنگام طراحی system.Signal در زمان انتقال، تأثیر زیادی بر سرعت کلی سیستم است، به ویژه برای مدارهای ECL با سرعت بالا در نظر گرفته شود، اگر چه سرعت بالا یکپارچه بلوک مدار خود است، اما به عنوان یک نتیجه در طبقه با اتصال مشترک (هر 30 سانتی متر طول، در مورد تاخیر از 2 NS) را افزایش زمان تاخیر، باعث می شود که سرعت سیستم را تا حد زیادی کاهش می یابد. مانند یک شیفت رجیستر، مبارزه همزمان این هماهنگ سازی قطعات کار بر روی همان قطعه از کارت، بهترین دلیل مختلف زمان تاخیر انتقال سیگنال کلاک در هیئت مدیره برابر نیست، می تواند به یک تغییر ثبت نام خطاهای تولید منجر شود، اگر در نمی بشقاب، که در آن هماهنگ سازی مهم این است که، از منبع کلاک عمومی متصل به خط ساعت باید به طول هیئت مدیره برابر باشد.

 PCB BGA با قطعات

4. توجه به سیم کشی

با طراحی OTNI و ستاره شبکه فیبر نوری، بیش از 100MHz از خط سیگنال با سرعت بالا نیاز به در آینده طراحی شود. برخی مفاهیم اولیه خط با سرعت بالا خواهد شد در اینجا معرفی شده است.

خط مخابرهای

هر "بلند" مسیر سیگنالینگ در برد مدار چاپیمی تواند یک انتقال خط.اگر تاخیر انتقال خط بسیار کوتاه تر از زمان افزایش سیگنال، بازتابی از صاحب در طول افزایش سیگنال خواهد بود submerged.No دیگر ظاهر می شود حد خارج شدن، پس زدن و زنگ زدن، برای در حال حاضر، بسیاری از مدار MOS، زیرا از زمان ظهور زمان تاخیر انتقال خط بسیار بزرگتر است، پس از آن می توانید در متر طول و هیچ distortion.And سیگنال برای مدارهای منطقی سریع تر می شود، به خصوص سرعت فوق العاده بالا ECL.

در مورد مدارهای مجتمع، طول ترسیم ها باید به طور قابل توجهی در جهت حفظ تمامیت سیگنال با توجه به سرعت لبه سریعتر کاهش می یابد.

دو راه را به وجود مدار با سرعت بالا در یک کار خط نسبتا طولانی بدون اعوجاج جدی، برای کاهش سریع در لبه TTL دیود شاتکی روش بستن استفاده می شود، را ضربه خویشتنداری در یک دیود کمتر از زمین افت فشار بالقوه است در سطح کاهش پس زدن در پشت دامنه، آهسته تر از لبه بالارونده از حد خارج مجاز است، اما از آن است سطح "H" در حالت خروجی نسبتا بالا امپدانس از مدار (50 ~ 80 Ω) تضعیف علاوه بر این، با توجه به سطح "H" مصونیت دولت، مشکل پس زدن بزرگتر است بسیار برجسته، دستگاه از سری HCT، اگر با استفاده از بستن دیود و سمت مقاومت سری اتصال از روش، اثر بهبود خواهد بود واضح تر.

وقتی یک فن وجود دارد در امتداد خط سیگنال، روش شکل دادن به TTL در بالا شرح داده است بدون در نرخ بیت بالاتر و لبه سریعتر speed.Because وجود دارد امواج در خط منعکس شده است، آنها تمایل به در نرخ بالا ساخته شود، در نتیجه باعث اعوجاج جدی از سیگنال و کاهش ضد تداخل ability.Therefore، به منظور حل مشکل انعکاس، روش دیگری است که معمولا در سیستم ECL استفاده می شود: خط تطبیق امپدانس method.In این راه بازتاب و کنترل قرار می یکپارچگی سیگنال تضمین شده است.

واتساپ چت آنلاین!
خدمات به مشتریان آنلاین
سیستم آنلاین خدمات به مشتریان